## Arquitectura de Computadores Bloques Digitales Avanzados

Basado en texto: "Digital Design and Computer Architecture, 2<sup>nd</sup> Edition", David Money Harris and Sarah L. Harris

See Sevied

igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <1>

## ential Logic Design

## Temas

- Introducción
- Latches y Flip-Flops
- Diseño Lógico Síncrono
- Sumadores
- Unidad Logica Aritemetica
- Punto Flotante



igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <2>



## Introducción

- La salida de una lógica secuencial depende de la entrada actual y pasada - Tiene memoria.
- Algunas definiciones:
  - Estado: Toda la información de un circuito que es necesaria para explicar su comportamiento futuro
  - Latches y flip-flops: elementos de estado que almacenan un bit de estado
  - Circuito secuencial síncrono: lógica combinacional seguida por un banco de flip-flops



Digital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <3>

## ential Logic Design

## Circuitos Secuenciales

- Dan secuencia a los eventos
- Tiene memoria (de corto plazo)
- Use realimentacion de la salida hacia las entradas para almacenar información



igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <4>

## Elementos de Estado

- El estado de un circuito influencia su comportamiento futuro
- Los elementos de estado guardan estado
  - Circuito Biestable
  - Latch SR
  - Latch D
  - Flip-Flop D



bigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <5>

## Circuito Biestable

- Bloque fundamental de construcción de los elementos de estado
- Dos salidas: O, O
- No tiene entradas





Chapter 3 <6>

## Análisis Circuito Biestable

- Considere los dos posibles casos:
  - -Q = 0: luego  $\bar{Q} = 1$ , Q = 0 (consistente)
- $\begin{array}{c|c}
  1 & 0 & Q \\
  0 & 1 & \bar{Q}
  \end{array}$

- Q = 1:

luego  $\bar{Q} = 0$ , Q = 1 (consistente)



- Almacena 1 bit de estado en la variable de estado, Q (o Q̄)
- Pero no tiene entradas para controlar el estado



Chapter 3 <7>

## ential Logic Design

## Latch SR (Set/Reset)

Latch SR



Considere los cuatro posibles casos:

$$- S = 1, R = 0$$

$$-S=0, R=1$$

$$- S = 0, R = 0$$

$$-S = 1, R = 1$$

igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <8>



## Análisis Latch SR

- **S** = **1**, **R** = **0**:  
luego **Q** = **1** y 
$$\bar{Q}$$
 =  $0^{\frac{0}{0}}$   $\bar{Q}$ 

$$-S = 0, R = 1:$$
luego  $Q = 1$  y  $\bar{Q} = 0$ 

uential Logic Design ₱igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <9>

## Análisis Latch SR

Análisis Latch

- S = 1, R = 0:

luego Q = 1 y  $\overline{Q}$ Set la salida

- S = 0, R = 1:

luego Q = 1 y  $\overline{Q} = 0$ Reset la salida

Reset la salida luego Q = 1 y  $\overline{Q} = 0$ 



- 
$$S = 0$$
,  $R = 1$ :  
luego  $Q = 1$  y  $\overline{Q} = 0$   
Reset la salida



Chapter 3 <10>





Chapter 3 <11>



## Símbolos del Latch SR

- SR significa Latch Set/Reset
  - Almacena un bit de estado (Q)
- Controla que valor se guarda con las entradas S, R
  - **Set:** Hace que la salida sea 1 (S = 1, R = 0, Q = 1)
  - Reset: Hace que la salida sea 0 (S = 0, R = 1, Q = 0)

SR Latch Symbol



 Debemos hacer algo para evitar el estado invalido (when S = R = 1)



➡igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <13>

## ential Logic Design

## Latch D

- Dos entradas: CLK, D
  - CLK: controla cuando la salida cambia
  - D (el dato de entrada): controla a que valor la salida cambia
- Función
  - Cuando CLK = 1,

D pasa a Q (transparente)

- Cuando CLK = 0,

Q mantiene el valor anterior (opaco)

D Latch Symbol CLK -D Q-

• Evita el caso invalido cuando

 $\bar{Q} \neq \text{NOT } Q$ 

bigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <14>







## Flip-Flop D

- Entradas: CLK, D
- Función
  - Muestrea D en flanco de subida de CLK
    - Cuando CLK sube desde 0 a 1, *D* pasa a *Q*
    - En caso contrario, O mantiene su valor previo
  - O canbia solo en el flanco de subida de CLK
- Se le llama gatillado por flanco
- Activado en flanco del reloi

gital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012



D Flip-Flop **Symbols** 

D

Chapter 3 <17>

CLK

CLK

Q - Q

 $L2 \overline{Q} - \overline{Q}$ 

## Circuito Interno del Flip-Flop D

- ential Logic Design
- Dos Latches "back-to-back" (L1 y L2) controlado por relojes complementarios

 $\mathsf{D} \dashv \mathsf{D}$ 

L1

CLK

 $Q \underline{\mid N1}$ 

 $\overline{\mathsf{Q}}$ 

- Cuando CLK = 0
  - L1 es transparente
  - L2 es opaco
  - D pasa a N1
- Cuando CLK = 1
  - L2 es transparente
  - L1 es opaco
  - N1 pasa a Q
- Luego, en el flanco del reloj (cuando CLK sube desde 0 a 1)
  - D pasa a Q



Sigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <18>





## Uso de Flip-Flop

- Cualquier aplicación que requiera "recordar" el pasado
  - Permite implementar Maquinas de Estado Finitas (otro nombre para un Autómata Finito Determinístico)
- Contadores
   Cualquier aplicación "recordar" el pasad
   Permite implementa finitas (otro nombination de circuitos centraremos en combinacional:
   Ejemplo: Suma Por motivos de tiempo no cubriremos el diseño de circuitos secuenciales y nos centraremos en componentes de logica
  - Eiemplo: Sumador



Chapter 3 <21>

## ential Logic Design

## Revisión

- Bloques de Construcción Digital:
  - Compuertas, multiplexores, decodificadores, registros. circuitos aritméticos, contadores, arreglos de memoria, Arreglos lógicos
- La construcción de bloque demuestra jerarquía, modularidad, y regularidad:
  - Jerarquia de componentes mas simples
  - Interfaces y funciones bien definidas
  - Una estructura regular fácilmente se extiende a tamaños diferentes
- Usaremos estos bloques para construir en un próximo capitulo un microprocesador



Sigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <22>

## Sumador de 1 bit



## Full **Adder**



| Α      | В | C <sub>out</sub> | S |
|--------|---|------------------|---|
| 0<br>0 | 0 | 0                | 0 |
| 0      | 1 | 0                | 1 |
| 1      | 0 | 0                | 1 |
| 1      | 1 | 1                | 0 |
|        |   |                  |   |

 $= A \oplus B$  $C_{out} = AB$ 

$$S = A \oplus B \oplus C_{in}$$

$$C_{out} = AB + AC_{in} + BC_{in}$$

igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <23>

## Sumadores Multibit (CPAs)

- - Tipos de sumadores con propagación de acarreo (Carry Propagate Adders, CPAs):
    - De acarreo en serie, Ripple-carry (lento)
    - De predicción de acarreo, Carry-lookahead (rápido)
    - De prefijo, prefix (muy rápido)
  - Sumadores de predicción de acarreo y de prefijo son mas rápidos para grandes sumadores pero requieren mas hardware

## Símbolo





Sigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <24>

## Ejemplo: Sumador de Acarreo en Serie

- Cadena de sumadores de 1-bit
- Lleva acarreo a través de toda la cadena
- Ventaja: Muy simple
- Desventaja: lento

ential Logic Design



igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <25>

## 













## Desplazadores (Shifters)

- Desplazador lógico: desplaza valor hacia la izquierda o hacia la derecha y llena los espacios vacíos con 0's
  - Ei: 11001 >> 2 =
  - Ei: 11001 << 2 =
- **Desplazador aritmético:** similar al desplazador lógico, pero en el desplazador derecho, llena el espacio vacío con el bit antiguo mas significativo (msb).
  - Ej: 11001 >>> 2 =
  - Ej: 11001 <<< 2 =
- Rotador: rota los bits en circulo, tal que los bits desplazados por un extremos son movidos al otro extremo
  - Ej: 11001 ROR 2 =
  - Ej: 11001 ROL 2 =



opyright © 2007 Elsevier Idital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <33>

# • Desplazador lógico: - Ej: 11001 >> 2 = 00 - Ej: 11001 << 2 = 00 • Desplazador aritmét - Ej: 11001 >>> 2 = - Ej: 11001 <<< 2 = - Ej: 11001 <<< 2 = - Ej: 11001 ROR 2 = 0 - Ej: 11001 ROL 2 = 0

## Desplazadores

- - Ei: 11001 >> 2 = 00110
  - Ej: 11001 << 2 = 00100
- Desplazador aritmético:
  - Ej: 11001 >>> 2 = 11110
  - Ei: 11001 <<< 2 = 00100
- - Ej: 11001 ROR 2 = 01110
  - Ej: 11001 ROL 2 = 00111



Chapter 3 <34>

## Diseño Desplazador ential Logic Design $A_{3} A_{12} A_{11} A_{0}$ $\mathsf{shamt}_{1:0}$ $shamt_{1:0}$ shamt: SHift AMounT Chapter 3 <35> igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

## Desplazadores como Multiplicadores, Divisores

# • A << N = A × 2<sup>N</sup> - Ejemplo: 00001 << 2 - Ejemplo: 11101 << 2 • A >>> N = A ÷ 2 - Ejemplo: 01000 >>> - Ejemplo: 10000 >>>

- **Ejemplo:**  $00001 << 2 = 00100 (1 \times 2^2 = 4)$
- **Ejemplo:**  $11101 << 2 = 10100 (-3 \times 2^2 = -12)$
- $A >>> N = A \div 2^{N}$ 
  - **Ejemplo:**  $01000 >>> 2 = 00010 (8 \div 2^2 = 2)$
  - **Ejemplo:**  $10000 >>> 2 = 11100 (-16 \div 2^2 = -4)$



Chapter 3 <36>

## Multiplicador

- Producto parcial se forma al multiplicar un simple dígito del multiplicador con el multiplicando.
- El desplazamiento de productos parciales se suman para formar el resultado

| <b>5</b>             | Decimal                               |                                                   | Binary                                           |    |
|----------------------|---------------------------------------|---------------------------------------------------|--------------------------------------------------|----|
| tial Lo              | 230<br>x 42<br>460<br>+ 920<br>9660   | multiplicand<br>multiplier<br>partial<br>products | 0101<br>x 0111<br>0101<br>0101<br>0101<br>+ 0000 |    |
| 2                    |                                       | result                                            | 0100011                                          |    |
| igital Design and Co | 230 x 42 = 96 omputer Architecture, 2 |                                                   | 5 x 7 = 35<br>Chapter 3 < 3                      | 7: |







## Sistemas Numéricos

- Los números pueden ser representados usando representaciones binarias
  - Números positivos
    - Binarios sin signo
  - Números negativos
    - Complemento de dos
    - Números Signo/magnitud
- ¿Que hay de las fracciones?



igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <40>

ential Logic Design

## Numeros con Fracciones

- Hay dos notaciones comunes:
  - Punto Fijo: punto del binario es fijo
  - Punto flotante: punto del binario flota a la derecha del 1 mas significativo



bigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <41>

## Números con Punto Fijo

• 6.75 usa 4 bits parte entera y 4 bits parte de fracción:

01101100

0110.1100

 $2^2 + 2^1 + 2^{-1} + 2^{-2} = 6.75$ 

El punto binario es implícito

 El numero de bits de la parte entera y fracción deben ser acordadas de antemano



Sigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <42>

## Ejemplo Número Punto Fijo

 Representa 7.5<sub>10</sub> usando 4 bits parte entera y 4 bits de fracción



₱igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <43>

## Ejemplo Numero Punto Fijo

• Representa 7.5<sub>10</sub> parte entera y 4 l

Oli 111000

Oli 111000 • Representa 7.5<sub>10</sub> usando 4 bits parte entera y 4 bits de fracción.



Chapter 3 <44>

## Numeros Punto Fijo con Signo

- Representaciones:
  - Signo/magnitud
  - Complemento de dos
- **Ejemplo:** Represente -7.5<sub>10</sub> usando 4 bits para la parte entera 4 bits de fracción
  - Signo/magnitud:
  - Complemento de dos:



₱igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <45>

## Numeros Punto Fijo con Signo

- **Ejemplo:** Represente -7.5<sub>10</sub> usando 4 bits de parte entera y 4 bits de fracción

– Complemento de dos:

• Representaciones:

- Signo/magnitud

- Complemento de dos

• Ejemplo: Represente parte entera y 4 bits

- Signo/magnitud:

11111000

- Complemento de do

1. +7.5:

2. Bits invertidos:
3. Sume 1 al lsb: 1111000 10000111 10001000



Chapter 3 <46>

## Números Punto Flotante

- Punto binario flota a la derecha del 1 mas significativo
- Similar a la notación científica decimal
- Por ejemplo, escribe 273<sub>10</sub> en notacion científica:

$$273 = 2.73 \times 10^{2}$$

• En general, un numero en notacion cientifica se escribe como:

$$\pm M \times B^{E}$$

- M = mantisa
- **B** = base
- $-\mathbf{E} = exponente$
- En el ejemplo, M = 2.73, B = 10, y E = 2



Sigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <47>

## Números Punto Flotante

1 bit 8 bits
Sign Exponent

• Ejemplo: represente e representacion en punt

Veremos solo una breve punto flotante IEEE 754 23 bits **Mantissa** 

• Ejemplo: represente el valor 228<sub>10</sub> usando una representacion en punto flotante de 32-bit

Veremos solo una breve descripcion del estándar

Chapter 3 <48>

## Logic Design

## Representacion del Punto Flotante 1

Convierte decimal a binario ( no invierta pasos 1 & 2!):

```
228_{10} = 11100100_2
```

1. Escriba el numero en "notacion cientifica binaria":

```
11100100_2 = 1.11001_2 \times 2^7
```

- 1. Complete cada campo del numero punto flotante de 32-bit:
  - El bit de signo positivo (0)
  - El bit 8 del exponente representa el valor 7
  - Los restantes 23 bits son la mantisa

| 1 bit | t 8 bits | 23 bits                |
|-------|----------|------------------------|
| 0     | 00000111 | 11 1001 0000 0000 0000 |

0000

Sign Exponent

and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Mantissa Chapter 3 <49>

## Representación del Punto Flotante 2

- El primer bit de la mantisa es siempre 1:
  - $-228_{10} = 11100100_2 = 1.11001 \times 2^7$
- Luego, no hay necesidad de almacenarlo: *el 1* principal implícito
- Almacene solo los bits de fraccion en el campo de 23-bit

| 1 bit | 8 bits   | 23 bits                      |
|-------|----------|------------------------------|
| 0     | 00000111 | 110 0100 0000 0000 0000 0000 |

Sign Exponent Fraction

bigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <50>



## Representación del Punto Flotante 3

- Exponente sesgado: sesgo (bias) = 127  $(011111111_2)$ 
  - Exponente sesgado = sesgo + exponente
  - Exponente de 7 es almacenado como:

$$127 + 7 = 134 = 0 \times 10000110_{2}$$

• La representación punto flotante de 32 bits **IEEE 754 de** 228<sub>10</sub>

| Sign  | Biased   | Fraction                     |
|-------|----------|------------------------------|
| 0     | 10000110 | 110 0100 0000 0000 0000 0000 |
| 1 bit | 8 bits   | 23 bits                      |

Sign **Biased Exponent** 

in hexadecimal: 0x43640000

igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <51>

## Ejemplo Punto Flotante

Escriba -58.25<sub>10</sub> en punto flotante (IEEE 754)



Chapter 3 <52>



## Ejemplo Punto Flotante

Escriba -58.25<sub>10</sub> en punto flotante (IEEE 754)

1. Convierta decimal a binario:

$$58.25_{10} = 111010.01_2$$

1. Escriba en notacion cientifica binaria:

 $1.1101001 \times 2^{5}$ 

3. Complete en los campos:

Bit signo: 1 (negativo)

8 bits exponente:  $(127 + 5) = 132 = 10000100_2$ 23 bits fracción: 110 1001 0000 0000 0000 0000

| 1 bit | 8 bits     | 23 bits                      |
|-------|------------|------------------------------|
| 1     | 100 0010 0 | 110 1001 0000 0000 0000 0000 |

Sign **Exponent** Fraction

en hexadecimal: 0xC2690000



igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <53>

## Punto Flotante: Casos Especiales

| Numei | ro Sigr | 10 Exponent | Fracción                                |
|-------|---------|-------------|-----------------------------------------|
| 0     | Х       | 00000000    | 000000000000000000000000000000000000000 |
| ∞     | 0       | 11111111    | 000000000000000000000000000000000000000 |
| - ∞   | 1       | 11111111    | 000000000000000000000000000000000000000 |
| NaN   | Х       | 11111111    | no-cero                                 |



# Precision Pun Precision Simple: - 32-bit - 1 bit signo, 8 bits of fracción - bias = 127 Doble Precisión: - 64-bit - 1 bit signo, 11 bits de fracción - bias = 1023

## **Precision Punto Flotante**

- 1 bit signo, 8 bits exponente, 23 bits de

- 1 bit signo, 11 bits de exponente, 52 bits

Chapter 3 <55>

## Punto Flotante: Redondeo

Overflow: número demasiado grande para ser representado

Underflow: número demasiado pequeño para ser representado

## Modos de Redondeo:

- Hacia arriba
- Hacia abajo
- Hacia cero
- Al mas cercano
- **Ejemplo:** redondeo 1.100101 (1.578125) a solo 3 bits de fracción

 Hacia abajo: 1.100 Hacia arriba: 1.101 Hacia cero: 1.100

Al mas cercano: 1.101 (1.625 es mas cercano a 1.578125 que

a 1.5)



Sigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <56>

## Arreglos de Memoria

- Almacenan eficientemente grandes cantidades de datos
- Los 3 tipos mas comunes son:
  - Memoria de Acceso Aleatoria Dinamica (DRAM)
  - Memoria de Acceso Aleatorio Estático (SRAM)
  - Memoria de solo lectura (ROM)
- Un dato de M-bit puede ser leído/ escrito en cada direccion unica de N-bit





Array

Digital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <57>

Address N

## Arreglos de Memoria

- Arreglos bidimendionales de celdas de bits
- Cada celda de bit almacena un bit
- N bits de direcciones y M bits de datos:
  - 2<sup>N</sup> filas y M columnas
  - Profundidad: numero de filas (numero de palabras)
  - Ancho: numero de columnas (tamaño de una palabra)
  - Tamaño del arreglo: profundidad × ancho = 2<sup>N</sup> × M



igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <58>



## Ejemplo de Arreglo de Memoria

- Arreglo de 22 × 3-bit
- Numero de palabras: 4
- Tamaño palabra: 3-bits
- Por ejemplo, la palabra de 3-bit almacenada en la dirección 10 es 100



igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <59>

Data 0 1 0

1 0 0

1 1 0

width

depth

## Arreglos de Memoria



Chapter 3 <60>







## Arreglo de Memoria

- - Es una sola fila del arreglo de memoria que puede ser

  - Son una wordline esta en HIGH a la vez



# • Memoria de Acce volátil • Memoria de solo volátil

## Tipos de Memoria

- Memoria de Acceso Aleatorio (RAM):
- Memoria de solo lectura (ROM): no



## RAM: Memoria de Acceso Aleatorio

- Volátil: pierde sus datos cuando es apagada
- Lee y escribe rápidamente
- La memoria principal de tu computadores es una RAM (DRAM)

Historicamente se le llama memorias de acceso aletorio porque cualquier palabra de datos puede ser accedida tan rapido como cualquier otra palabra (a diferencia de las memorias de acceso secuencial como con cintas de grabación)



Digital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <65>

## ROM: Memoria de solo lectura

- No volátil: retiene los datos aun cuando se apague
- La lectura es rapida pero la escritura es imposible o lenta
- Las memoria Flash de cámaras, pendrives, y las camaras digitales son todas ROMs

Historicamente se le llama a una memoria de *solo lectura* porque las ROMs eran escritas en durante su proceso de fabricacion o con fusibles de calor. Una vez que la ROM era configurada, no era posible escribirla nuevamente. Ya no es el caso de las memorias Flash y de otros tipos de ROMs.



Sigital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <66>

ential Logic Design

## Tipos de RAM

- DRAM (Memoria de Acceso Aleatorio Dinámica)
- SRAM (Memoria de Acceso Aleatorio Estático)
- Difieren en como los datos se almacenan:
  - DRAM usa un condensador
  - SRAM usa inversores de acoplamiento cruzado



igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <67>

## Arreglos Lógicos

## ic Desigr

- PLAs (Arreglos Lógicos Programables)
  - Arreglo de AND seguido por un arreglo de OR
  - Solo logica Combinacional
  - Conexiones internas fijas

## FPGAs (Arreglos de compuertas programables en Campo)

- Arreglo de elementos lógicos (LEs)
- Logica Combinacional y secuencial
- Conexiones internas programables



igital Design and Computer Architecture, 2<sup>nd</sup> Edition, 2012

Chapter 3 <68>